产品中心

PRODUCTS

首页    MAC_IP

MAC_IP

 

 

产品简介

MAC IP,该核是一种针对高性能应用领域的集成式以太网介质访问控制器 (MAC) 和物理编码子层 (PCS) 内核。该内核依照 IEEE 802.3-2012 规范而设计。以太网 MAC 和 PCS 内核可提供针对通信设备的高性能互联技术以及实现新兴接口标准方面的灵活性。是一款支持全协议栈自适应的高性能以太网媒体接入控制器IP核,专为下一代网络基础设施设计,提供灵活的多速率支持、硬件级优化及智能流量管理功能。

 

产品规格

功能特点

介绍

操作模式 - 全双工8级速率适配:10M/100M/1G/2.5G/5G/10G/40G/100G(USXGMII兼容)
- 动态模式选择:纯发送(Tx)/接收(Rx)模块或混合模式
- 支持IEEE 802.3速率规范与扩展工业协议
接口架构 ▶ 客户侧:32-bit Avalon-ST流式总线(支持硬件级QoS)
▶ PHY侧:多协议物理接口矩阵(XGMII/GMII/MII智能切换)
▶ 管理侧:32-bit Avalon-MM控制总线(带优先级中断系统)
数据完整性 - TX/RX双向CRC-32硬件加速引擎
- 可配置CRC转发策略(IEEE 802.3标准/扩展模式)
- 前导码透传技术(用户自定义帧头支持)
网络性能优化 - 智能流量整形:
 ✓ 动态IPG调整(DIC算法支持±128ns精度)
 ✓ 8级优先级流量控制(PFC with 802.1Qbb)
 ✓ 可编程暂停帧响应(0-65535 quanta)
低延迟技术 - BASE-R寄存器模式(<100ns端到端延迟)
- 硬件时间戳引擎(IEEE 1588v2 PTP Class C精度)
- 零拷贝直通架构(支持Jumbo Frame至64KB)
可观测性 - 深度统计计数器:
 ✓ 错误帧/超短帧检测
 ✓ 吞吐量/延迟热力图生成
 ✓ 动态带宽分配监控
设计灵活性 - 实时动态重构技术(RTL级模块热插拔)
- OpenCore Plus授权模式(预综合验证)
- 多PHY协同支持:
 ✓ BASE-R PHY
 ✓ Multi-rate PHY IP核矩阵

合作方式

蜂凡IP core支持三种合作模式:

  • IP core网表交付:依据用户所使用的芯片工艺以及FPGA芯片型号提供具体网表文件;

  • RTL源码交付:双方签署保密协议,提供verilog源码交付;

  • 集成方案交付:根据用户提供的需求方案,提供完整的软硬件交付方案。